<cite id="bbdfb"><strike id="bbdfb"></strike></cite>

      <del id="bbdfb"></del>
        <pre id="bbdfb"></pre>
        <ruby id="bbdfb"><span id="bbdfb"><var id="bbdfb"></var></span></ruby>
          <strike id="bbdfb"></strike>

        <sub id="bbdfb"><th id="bbdfb"></th></sub>

          <menuitem id="bbdfb"><strike id="bbdfb"><form id="bbdfb"></form></strike></menuitem>
          Arora-V
          登錄后查看文件
          登錄
          注冊
          暫不登錄
          Register 會員注冊
          看不清,換一張
          《會員注冊協議》
          注冊協議 X

          在注冊前,敬請您閱讀以下內容,在進行注冊程序過程中,點擊“同意并繼續”按鈕即表示用戶完全接受本協議項下的全部條款。
          第一條 會員資格

          在您承諾完全同意本服務條款并在高云半導體官方網站完成注冊程序后,即可成為本網站會員,享受高云半導體官方網站為您提供的服務。

          第二條:會員權限

          1、任何會員均有義務遵守本規定及其它網絡服務的協議、規定、程序及慣例。

          第三條:會員資料

          1、為了使我們能夠更好地為會員提供服務,請您提供詳盡準確的個人資料,如更改請及時更新,提供虛假資料所造成的后果由會員承擔;

          2、會員有責任保管好自己的注冊密碼并定期修改避免造成損失,由于會員疏忽所造成的損失由會員承擔。用戶應當對以其用戶帳號進行的所有活動和事件負法律責任。

          第四條:會員資格的取消

          如發現任何會員有以下故意行為之一,本網保留取消其使用服務的權利,并無需做出任何補償;

          1、可能造成本網站全部或局部的服務受影響,或危害本網站運行;

          2、以任何欺詐行為獲得會員資格;

          3、以任何非法目的而使用網絡服務系統;

          第五條:附則

          1、以上規定的范圍僅限于犀牛云網站www.haowanb.com;

          2、 本網會員因違反以上規定而觸犯有關法律法規,一切后果自負,高云半導體官方網站不承擔任何責任;

          3、在本條款規定范圍內,廣東高云半導體科技股份有限公司擁有最終解釋權。

          特性
          產品參數
          文檔
          參考設計
          設計資源
          購買咨詢
          Arora-V
          特性

          全新上市!基于 22nm 先進工藝的可編輯邏輯器件。


          高云半導體 Arora V 系列 FPGA 產品是高云半導體晨熙?家族第五代產品,內部資源豐富,具有全新構架且支持 AI 運算的高性能 DSP ,高速 LVDS 接口以及豐富的 BSRAM 存儲器資源,同時集成自主研發的 DDR3、支持多種協議的 12.5Gbps SERDES(GW5AT-138 支持),提供多種管腳封裝形式,適用于低功耗、高性能及兼容性設計等應用場合。


          高云半導體同時提供面向市場自主研發的新一代 FPGA 硬件開發環境,支持 Arora V 系列 FPGA 產品,能夠完成 FPGA 綜合、布局、布線、產生數據流文件及下載等一站式工作。



          晨熙家族




          優勢
          特性
          低功耗

          - ? 22nm SRAM工藝

          - ?核電壓:0.9V/1.0V

          - ?支持時鐘動態打開/關閉

          豐富的基本邏輯單元

          - ? GW5A(T)-138具有多達138K 4輸入LUT(LUT4)

          - ? GW5A-25具有23K 4輸入LUT(LUT4)

          支持多種模式的靜態隨機存儲器

          - ?支持雙端口、單端口以及偽雙端口模式

          - ?支持字節寫使能

          - ?支持ECC檢測及糾錯

          支持270 Mbps到12.5G bps SERDES自定義協議(僅GW5AT-138支持),以及10G以太網等多種傳輸協議

          支持PCIe 2.0硬核

          (GW5AT-138)

          - ?支持x1, x2, x4, x8通道

          - ?支持Root Complex 和End Point雙模式

          支持MIPI D-PHY RX硬核

          (GW5A(T)-138)

          - ?支持MIPI DSI和MIPI CSI-2 RX器件接口

          - ? MIPI傳輸速率單通道可達2.5Gbps

          - ?支持最多八個數據通道和兩個時鐘通道,傳輸速率最高可達20Gbps

          支持MIPI D-PHY RX/TX硬核

          (GW5A-25)

          - ?支持MIPI DSI和MIPI CSI-2 RX/TX器件接口

          - ? MIPI傳輸速率單通道可達2.5Gbps(RX/TX)

          - ?支持最多4個數據通道和1個時鐘通道

          GPIO支持MIPI D-PHY RX

          (GW5A(T)-138)

          - ? GPIO可配置為MIPI DSI和MIPI CSI-2 RX器件接口

          - ? MIPI傳輸速率單通道可達1.5Gbps

          GPIO支持MIPI C-PHY RX/TX和D-PHY RX/TX

          (GW5A-25)

          - ? GPIO可配置為MIPI DSI和MIPI CSI-2 RX/TX器件接口

          - ? MIPI傳輸速率單通道可達1.2Gbps

          全新架構高性能DSP模塊

          - ?高性能數字信號處理能力

          - ?支持27 x 18、12 x 12及27 x 36位的乘法運算和48位累加器

          - ?支持多個乘法器級聯

          - ?支持寄存器流水線和旁路功能

          - ?預加運算實現濾波器功能

          - ?支持桶形移位寄存器

          集成全新靈活的多通道過采樣ADC,精度高、不需要外部提供電壓源

          - ? 60dB SNR

          - ? 1kHz Signal Bandwidth

          支持多種SDRAM 接口,最高支持DDR3 1333 MT/s(GW5A(T)-138) 或1066 MT/s(GW2A-25)
          支持多種I/O電平標準

          - ?提供輸入信號去遲滯選項

          - ?支持4mA、8mA、12mA、16mA、24mA等驅動能力

          - ?提供輸出信號Slew Rate選項

          - ?對每個I/O提供獨立的Bus Keeper、上拉/下拉電阻及Open Drain輸出選項

          - ?支持熱插拔

          32個全局時鐘、6/12個高性能PLL、16/24個高速時鐘
          編程配置模式

          - ?支持JTAG配置模式

          - ?支持4種GowinConfig配置模式:SSPI、MSPI、CPU、SERIAL

          - ?支持背景升級

          - ?支持JTAG、SSPI模式直接編程SPI Flash,其他模式可以通過IP的方式編程SPI Flash

          - ?支持比特數據流文件加密和安全位設置

          -??支持SEU檢測及糾錯

          -??支持OTP, 每個器件有唯一的64位DNA標識

          產品參數
          JS Bin

          器件

          GW5A-25

          GW5AT-60(SERDES)

          GW5A-138

          GW5AT-138(SERDES)

          邏輯單元(LUT4)

          23,040

          57,600

          138,240

          138,240

          寄存器(REG)

          23,040

          57,600

          138,240

          138,240

          分布式靜態隨機存儲器SSRAM(Kb)

          180

          450

          1,080

          1,080

          塊狀靜態隨機存儲器BSRAM(Kb)

          1,008

          2,322

          6,120

          6,120

          塊狀靜態隨機存儲器數目BSRAM(個)

          56

          129

          340

          340

          DSP

          28

          120

          298

          298

          最多鎖相環(PLLs)[1]

          6

          10

          12

          12

          全局時鐘

          32

          32

          32

          32

          高速時鐘

          16

          20

          24

          24

          Transceivers

          0

          4

          0

          8

          Transceivers速率

          N/A

          270Mbps-12.5Gbps

          N/A

          270Mbps-12.5Gbps

          PCIe 2.0 硬核

          0

          1, x1, x2, x4 PCIe 2.0

          0

          1, x1,x2, x4, x8 PCIe 2.0

          LVDS (Gbps)

          1.25

          1.25

          1.25

          1.25

          DDR3 (Gbps)

          1,066

          1,333

          1,333

          1,333

          MIPI DPHY硬核

          2.5G(Rx/Tx)?

          4個數據通道,1個時鐘通道

          2.5G(Rx/Tx)?

          8個數據通道,2個時鐘通道

          2.5G(Rx)?

          8個數據通道,2個時鐘通道

          2.5G(Rx)?

          8個數據通道,2個時鐘通道

          ADC

          1

          1

          2

          2

          GPIO Bank數

          9[2]

          5

          6

          6

          最大I/O數

          236

          250

          376

          376

          核電壓

          0.9V/1.0V

          0.9V/1.0V

          0.9V/1.0V

          0.9V/1.0V

          封裝

          間距(mm)

          尺寸(mm)

          E-pad尺寸(mm)

          GW5A-25

          GW5AT60(SERDES)

          GW5A-138

          GW5AT-138

          (SERDES)

          FPG676A

          1.0

          27 x 27

          -

          -

          -

          -

          312(150)


          注:[1] 不同封裝支持的鎖相環數量不同,此處為最大值。

          ???????[2] 其中一個 Bank 是 JTAG Bank,具有 4 個 IO。


          文檔
          分類檢索
          標題
          文檔ID
          版本
          發布日期
          文件格式
          最新
            參考設計

            晨熙家族

            基于高云半導體FPGA的MIPI接口匹配方案


            ▲ 符合標準《MIPI Alliance Standard for DPHY Specification》版本1.1。

            ▲ MIPI CSI2 和 DSI, RX 和 TX 器件接口。


            了解更多

            晨熙家族

            基于高云半導體FPGA的RISC-V方案


            ▲ 包含一個32-bit的RISC-V微處理器和系統外設。



            了解更多

            設計資源
            軟件
            覆蓋整個設計流程,非常易于使用
            高云云源軟件
            開發套件和開發板
            我們的開發板和開發套件能夠簡化您的設計流程
            高云開發套件系列
            質量管理與可靠性
            利用領先的系統、技術和方法滿足嚴苛的環境與產品要求
            質量管理與可靠性
            加速產品創新速度,降低系統開發成本
            我們致力于提供高效、低成本、高集成度的解決方案,幫助客戶提供開發速度,縮短設計周期,推進產品上市時間,為客戶搶占市場先機提供穩固保障。
            • 微信公眾號
              微信公眾號
              微信公眾號
              簡歷投遞 jobs@gowinsemi.com
              媒體合作 info@gowinsemi.com
              銷售郵箱 sales@gowinsemi.com
            Copyright ?2018 高云
            犀牛云提供企業云服務
            heyzo在线观看,www.免费黄色视频.com,日韩精品优良视频在线观看,A片一级九九

                <cite id="bbdfb"><strike id="bbdfb"></strike></cite>

                <del id="bbdfb"></del>
                  <pre id="bbdfb"></pre>
                  <ruby id="bbdfb"><span id="bbdfb"><var id="bbdfb"></var></span></ruby>
                    <strike id="bbdfb"></strike>

                  <sub id="bbdfb"><th id="bbdfb"></th></sub>

                    <menuitem id="bbdfb"><strike id="bbdfb"><form id="bbdfb"></form></strike></menuitem>